小泡泡 发表于 2010-4-23 12:54:14

基于FPGA的数字频率计的设计硬件设计部分的问题

基于FPGA的数字频率计的设计硬件设计部分的问题
悬赏分:10 - 解决时间:2010-2-13 15:28
小弟做这个毕业设计,硬件部分需要做一个电源,想找个给FPGA的CycloneII_EP2C5Q208C8N芯片供电的电源电路图,用什么芯片来做电源?急求。。。。。。。望高手赐教!!!!!!!!!

小泡泡 发表于 2010-4-23 12:54:19

回复 1# 小泡泡


    你至少得准备两个电源——内核电源,IO口电源
内核电源,我记得应该是2.5V,IO口电源是3.3V的,如果你只是做频率计,那么LM1117提供的电流足够你用了,你可以选择LM1117电压可变版本2.5V和3.3V的,或者固定电压2.5V和3.3V的,推荐用固定电压版本的。
FPGA电源设计的关键是纹波,内核电压准备一个独立电源,纹波要滤除平稳,多并几个小电容可以;如果有PLL,那么对电压要求也是很严格的,要做好纹波的滤波工作。PLL可以通过将一个电源串上磁珠分割出来供电。至于IO口电源,虽然没有内核和PLL那么严格,但是也要做好纹波的处理。
最后,LM1117相关电路网上,数据手册给的很详细了,参考下标准电路就可以了。我就不多说了。

0

Sunlife 发表于 2015-5-14 13:44:52

内核电压准备一个独立电源,纹波要滤除平稳
页: [1]
查看完整版本: 基于FPGA的数字频率计的设计硬件设计部分的问题