凹凸科技笔试题
1、关于setup time 和hold time 和亚稳态的概念2、设计流程
3、三分频设计
4、关于状态机的编程风格的讨论
5、一个简单的时序设计:一种方法用状态机实现,另一种方法不用状态机
6、一个debug的题目,要求设计测试向量
7、一个关于示波器使用的题目 画出下面两个状态机的逻辑综合图,并说明两种写法的优缺点
always @(posedge clk or negedge rst)
if(!rst)
begin
state<=0;
out<=4'b0000;
end
else
case(state)
0:
begin
state<=1;
out<=4'b0000;
end
1:
begin
state<=0;
out<=4'b0001;
end
endcase
always @(posedge clk or negedge rst)
if(!rst)
state<=0;
else
case(state)
0:state<=1;
1:state<=0;
endcase
always@(state)
if(!state)
out=4'b0000;
else
out=4'b0001; 说明mos一半工作在什么区。(凹凸的题目和面试)
画p-bulk 的nmos截面图。(凹凸的题目和面试)
写schematic note(?), 越多越好。(凹凸的题目和面试) 给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸) 画差放的两个输入管。(凹凸) 画电流偏置的产生电路,并解释。(凹凸)
给出一个查分运放,如何相位补偿,并画补偿后的波特图。(凹凸)
画差放的两个输入管。(凹凸) :victory: 太谢谢了!哈哈哈... :hug: 小弟受益匪浅! 感谢了,晓得了一些学习方向了! thank you very much!!!!!!!!!!!!!
页:
[1]
2