CCIE 发表于 2010-6-26 00:42:53

相位问题

本帖最后由 fpgaw 于 2010-7-16 11:07 编辑

两个FPGA共用一个时钟输入,FPGA内部程序段是一样的,两个FPGA输出频率相同的信号,但是两个信号之间的相位总是在变化,不能以固定的相位差输出,如果我想要两个信号以固定相位差输出应该怎麽办?

CHA 发表于 2010-6-26 01:25:35

我也是新手

longt 发表于 2010-6-26 03:04:30

就你的方法,我想两个fpga的特性应该回有不同啊 ,比如延时等 不知道 对不?<br>
<br>
<br>
可不可以用个锁相环,把相位锁住?

ANG 发表于 2010-6-26 04:06:16

两个FPGA之间公用一个时钟,然后在加个握手信号,一个FPGA做主,另外一个做从,就可以了<br>
如果是指定相位的话,比如45度相差,就比较讨厌了,需要加能调相的锁相环,然后还得用示波器慢慢调,因为两个FPGA内部的延时不一样,对到很准的相位非常麻烦。

interi 发表于 2010-6-26 04:11:00

为何不在一片上实现呢?

ATA 发表于 2010-6-26 05:12:39

altera的fpga的锁相环有一种工作模式,Zero Delay Buffer Mode,是输出到Pin的时钟和input的时钟同相位

Sunlife 发表于 2015-6-17 10:03:08

两个FPGA之间公用一个时钟,然后在加个握手信号,一个FPGA做主,另外一个做从,就可以了<br>
如果是指定相位的话,比如45度相差,就比较讨厌了,需要加能调相的锁相环,然后还得用示波器慢慢调,因为两个FPGA内部的延时不一样,对到很准的相位非常麻烦。
页: [1]
查看完整版本: 相位问题