longt 发表于 2010-6-26 01:09:20

看看这条verilog语句是什么意思,

本帖最后由 fpgaw 于 2010-7-6 06:34 编辑

input    rty_i;
reg retry_cntr;
wire    retry;
assign retry = rty_i | (|retry_cntr);

看上面语句中retry_cntr前面的操作,何意

longtim 发表于 2010-6-26 01:26:52

是 归约或,好像也叫&ldquo;缩减(?)&rdquo;运算符?<br>
结果等于各位相或。

VVIC 发表于 2010-6-26 02:23:06

归约操作符<br>
<br>
  归约操作符在单一操作数的所有位上操作,并产生1位结果。归约操作符有:<br>
<br>
* &amp; (归约与)<br>
如果存在位值为0, 那么结果为0;若如果存在位值为x或z,结果为x;否则结果为1。<br>
* ~&amp; (归约与非)<br>
与归约操作符&amp;相反。<br>
* | (归约或)<br>
如果存在位值为1,那么结果为1;如果存在位x或z,结果为x;否则结果为0。<br>
* ~| (归约或非)<br>
与归约操作符|相反。<br>
* ^ (归约异或)<br>
如果存在位值为x或z,那么结果为x;否则如果操作数中有偶数个1, 结果为0;否则结果为1。<br>
* ~^ (归约异或非)<br>
与归约操作符^正好相反。<br>
如下所示。假定,<br>
A = 'b0110;<br>
B = 'b0100;<br>
那么:<br>
|B 结果为1<br>
&amp; B 结果为0<br>
~ A 结果为1<br>
归约异或操作符用于决定向量中是否有位为x。假定,<br>
MyReg = 4'b01x0;<br>
那么:<br>
^MyReg 结果为x<br>
  上述功能使用如下的if语句检测:<br>
<br>
if (^MyReg = = = 1'bx)<br>
$ display ("There is an unknown in the vector MyReg !")<br>
<br>
注意逻辑相等(==)操作符不能用于比较;逻辑相等操作符比较将只会产生结果x。全等操作符期望的结果为值1。

CTT 发表于 2010-6-26 02:38:45

同意楼上意见

interig 发表于 2010-6-26 03:00:02

建议再看看verilog语法书!!!!!!!

FFT 发表于 2010-6-26 03:49:10

是指retry_cntr每一位或起来,得到的是一个1bit的值

ups 发表于 2010-6-26 05:42:11

3楼的请问,if (^MyReg = = = 1'bx)是否可出现在设计当中,即是否可以综合?===在综合后形成什么?谢谢

UFP 发表于 2010-6-26 06:54:35

原帖由 microelec 于 2007-3-22 09:40 发表
       
        http://www.edacn.net/bbs/images/common/back.gif

<br>
3楼的请问,if (^MyReg = = = 1'bx)是否可出现在设计当中,即是否可以综合?===在综合后形成什么?谢谢 可综合,结果自己综合看下吧

Sunlife 发表于 2015-6-17 11:26:49


是指retry_cntr每一位或起来,得到的是一个1bit的值
页: [1]
查看完整版本: 看看这条verilog语句是什么意思,