liwenquan0923 发表于 2014-3-5 10:01:55

C语言多层循环怎样转换为verilog语言使FPGA最省时间

遇到一个需要将一段C代码转换为verilog语言,同时需要FPGA处理最省时间,请问各位高手怎样处理比较好呢,小弟是新手请多多指教,谢谢。
for(int i =0;i<100;i++)
{
    int num = m;//m是一个变量,取值不确定。
    for(int j=0;j<num;j++)
    {
         int ipword = assigned;//assigned为一个前面定义的数组,成员值不确定。
         int tmpvalid = pfile;//
         for(int k=0;k<tmpvalid;k++)
          {
               float tmpscore = signatureset ^ pinvert;//数据处理。
          }
   }
}

liwenquan0923 发表于 2014-3-7 09:08:04

没人回复呀!!!:L
页: [1]
查看完整版本: C语言多层循环怎样转换为verilog语言使FPGA最省时间