羽蒙 发表于 2014-7-26 16:55:11

两个演示说明如何在FPGA PCIe Gen3接口将数据传输速率升至7Gbps

赛灵思的 Virtex UltraScale 和 Kintex UltraScale All Programmable器件包含有PCIe硬模块,以便通过PCIe尽快地传输数据。以下的视频是PCIe硬模块的两个演示。第一个演示是使用完全优化 的PCIe系统,在PCIe内存空间的同一内存位置不断地写入,造成PCIe Gen3 x8接口难度加大。写入数据速率是7Gbps。使用同一系统从单一存储页面读取的读取速度是6.9Gbps。这些高度专业化的读/写测试是为了验证 PCIe最大带宽。
第二个演示采用Northwest Logic的 DMA引擎按照更加符合实际系统操作的方式操作UltraScale PCIe硬模块。(PLDA还提供兼容赛灵思PCIe硬模块的DMA引擎)。该系统按照Linux操作系统的方式操作,可在整个PCIe存储空间进行存储 访问。在这种模式下,读取速率是6.38Gbps,写入速率为6.16Gbps。

原文链接:
http://forums.xilinx.com/t5/Xcell-Daily-Blog/Two-demos-show-you-how-to-c...
© Copyright 2014 Xilinx Inc.
如需转载,请注明出处
页: [1]
查看完整版本: 两个演示说明如何在FPGA PCIe Gen3接口将数据传输速率升至7Gbps