集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1984|回复: 3

quartus插入的ip核ram

[复制链接]
shangwenming 发表于 2011-8-2 09:52:56 | 显示全部楼层 |阅读模式
ram 的读时序如下图  图上的F0  F1  F2  F3  分别为ram地址0  1  2  3  里面储存的值   下面的图形在第二个时钟上升沿 输出为 F0 。  为和在第四个上升沿 输出不是地址1里面的F1 ,直到第五个时钟上升沿输出才变成F1啊。   求大神指导

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
liujilei311 发表于 2011-8-2 10:19:54 | 显示全部楼层
对quartus不是太熟悉,个人认为可能是你的程序有问题!!!!!!!!!!
 楼主| shangwenming 发表于 2011-8-2 10:42:25 | 显示全部楼层
回复 2# liujilei311


    这个是插入的ip  不是我写的  图片也是ip自带的图片  和我写的代码一点关系都没有
wgej1987 发表于 2011-8-2 13:20:35 | 显示全部楼层
自己写个ram算了
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-6-24 03:53 , Processed in 0.064702 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表