集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1635|回复: 2

在EDK中,我参考IP核自动生成UCF写时序约束,两个作用相同的时钟引脚

[复制链接]
vvt 发表于 2011-12-28 09:34:24 | 显示全部楼层 |阅读模式
在EDK中,我参考IP核自动生成UCF写时序约束,两个作用相同的时钟引脚,RX_CLK_0和RX_CLK_1,分别绑定在H17和H18(V5的BANK3上的两个相邻管脚),RX_CLK_0绑在H17上是参考UCF给出的,RX_CLK_1是自己写的,但是RX_CLK_1的时序一直不满足,今天整了一天,一直调整IDELAY和管脚位置还有SETUP和HOLD的值,但是都约束不到,最后我将两信号的位置换了一下,其他的都没变,RX_CLK_0绑在H18上,RX_CLK_1绑在H17上,结果是RX_CLK_1约束到了,RX_CLK_0不满足时序要求了,感觉很奇怪,大家有碰到过么?
白开水的噩梦 发表于 2011-12-28 12:38:28 | 显示全部楼层
我还是个新手哈,表示要围观 
白开水的噩梦 发表于 2011-12-28 12:40:25 | 显示全部楼层
http://www.eefocus.com/article/08-01/9143171201386Z8c.html
Quartus II 中Tsu/Tco 的约束方法
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-8-19 23:38 , Processed in 0.065926 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表