集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2054|回复: 2

分配管脚错误location constraint incompatible

[复制链接]
ddr 发表于 2010-5-26 08:42:38 | 显示全部楼层 |阅读模式
分配管脚错误location constraint incompatible


xilinx fpga,
ise 7.1,
指定了ucf文件,
选择assign package pins,
打开设计,发现有一些管脚没能分配成功。显示不出来它的loc和bank。

如果运行DRC检查时,报错如下
location constraint incompatible。please check user IO direction and IOB type.但看图上,没发现分配有误,就是很普通的IO。
此时,如果将该信号拖拽到其他IO上时,普通的IO上,有的行,有的不行(显示一个圆圈里边一个斜杠),

但是,我用ise 9.2打开相同的设计,
就完全成功,DRC也是一个错误也没有。

怎么回事???
因为我之前的工程都是7.1,不方便换到9.2.
fpga 发表于 2010-5-26 08:43:19 | 显示全部楼层
分配管脚错误location constraint incompatible


xilinx fpga,
ise 7.1,
指定了ucf文件,
选择ass ...
ddr 发表于 2010-5-26 08:42



    有啥不方便的,就注意把核移植好了,应该都能成功的
Sunlife 发表于 2015-5-19 15:56:55 | 显示全部楼层
        没什么不方便的阿
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 21:56 , Processed in 0.063645 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表