最高串行带宽:40-Gbps芯片至芯片和28-Gbps背板收发器
Altera 20 nm收发器技术创新将实现业界最大串行带宽,支持向100G背板和400G系统的发展。20-nm器件包括驱动CEI-25G-LR和以太网4x25G背板的28-Gbps收发器,面向芯片至芯片或者芯片至光模块连接而设计的40Gbps收发器。Altera在20nm实现的收发器技术创新成为开发兼容CEI-56G收发器的基础,为驱动下一代400G光网络、400G线路卡等提供连接能力。
具有高速芯片至芯片接口的异质混合3D IC
在20nm,Altera将引入创新的高速芯片至芯片接口,用于在一个3D封装中集成多个管芯。采用这一创新接口,Altera能够交付面向客户的异质混合3D系统,该系统可集成FPGA和用户定制的HardCopy ASIC,或者包括存储器、第三方ASIC和光接口等各种其他技术。借助FPGA、HardCopy ASIC或者第三方ASIC的集成,Altera能够提供10倍于任何28-nm产品系统集成度的单器件解决方案。Altera的异质混合3D IC将采用TSMC的的芯片-晶圆-基底(CoWoS)集成工艺进行制造。利用这些器件,开发人员可大幅度提高系统集成度和系统性能以突出产品优势,同时还可以降低系统功耗,减小了电路板空间,并降低系统成本。