集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 834|回复: 1

C语言多层循环怎样转换为verilog语言使FPGA最省时间

[复制链接]
liwenquan0923 发表于 2014-3-5 10:01:55 | 显示全部楼层 |阅读模式
遇到一个需要将一段C代码转换为verilog语言,同时需要FPGA处理最省时间,请问各位高手怎样处理比较好呢,小弟是新手请多多指教,谢谢。
for(int i =0;i<100;i++)
{
    int num = m;//m是一个变量,取值不确定。
    for(int j=0;j<num;j++)
    {
           int ipword = assigned[i*m+j];//assigned为一个前面定义的数组,成员值不确定。
           int tmpvalid = pfile[ipword];//
           for(int k=0;k<tmpvalid;k++)
          {
               float tmpscore = signatureset[i*m+j] ^ pinvert[ipword][k];//数据处理。
          }
     }
}
 楼主| liwenquan0923 发表于 2014-3-7 09:08:04 | 显示全部楼层
没人回复呀!!!
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-8 02:55 , Processed in 0.060313 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表