集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1412|回复: 2

CPLD pk FPGA

[复制链接]
FPGAWD 发表于 2016-4-21 11:02:02 | 显示全部楼层 |阅读模式
CPLD分解组合逻辑的功能很强,一个宏单元就可以分解十几个甚至20-30多个组合逻辑输入。而FPGA的一个LUT只能处理4输入的组合逻辑,因此,CPLD适合用于设计译码等复杂组合逻辑。
但FPGA的制造工艺确定了FPGA芯片中包含的LUT和触发器的数量非常多,往往都是几千上万,CPLD一般只能做到512个逻辑单元,而且如果用芯片价格除以逻辑单元数量,FPGA的平均逻辑单元成本大大低于CPLD。
假定设计中使用到大量触发器,如设计一个复杂的时序逻辑,那么使用FPGA就是一个很好选择。 同时CPLD拥有上电即可工作的特性,而大部分FPGA需要一个加载过程,所以,如果系统要可编程逻辑器件上电就要工作,那么就应该选择CPLD。
zxopenljx 发表于 2020-3-21 20:37:54 | 显示全部楼层
CPLD pk FPGA
zxopenljx 发表于 2023-8-8 16:02:45 | 显示全部楼层
CPLD pk FPGA
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-4 03:09 , Processed in 0.060348 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表