集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1596|回复: 3

SoPC的操作步骤归纳如下

[复制链接]
zhiweiqiang33 发表于 2016-12-13 15:33:52 | 显示全部楼层 |阅读模式
通过上面的介绍,可以把设计以Nios II 核为中心的SoPC的操作步骤归纳如下:
(注意步骤次序是可以改变的):

1)用Quartus II 软件建立工作目录,定义系统名称;
2)利用Quartus II 软件中的SoPC Builder工具,根据设计的需求配置Nios II 核;
3)配置完毕后,用SoPC Builder自动生成以最小Nios II为核心的数字系统(由一组Verilog模块构成);
4)编写顶层文件,设置时钟、复位、输入/输出信号线名称;
5)逐个输入引脚,或者编写扩展名为.qsf的引脚文件
6)用Quartus II 进行编译;
7)将编译完毕的硬件逻辑代码下载到FPGA芯片中。 
8)调用软件集成开发环境IDE,建立软件项目,配置IDE的硬件环境和样板程序。
9)参考样板程序,编写并调试C/C++程序,然后删除样板程序。
10)连接必要的函数库,核对程序中的接口信号名。
11)编译C/C++程序, 下载程序和数据到Nios II系统的ROM和RAM
12)利用IDE在计算机窗口上所显示的信息,结合观察到的系统电路行为,不断地改进其行为和性能直到满意为止。
13)进行系统级别的验证,对系统做进一步的改进。
14)进一步完善设计完成的组件,编写设计文档,鼓励重复使用。
 楼主| zhiweiqiang33 发表于 2016-12-16 18:14:32 | 显示全部楼层
初学者看看
 楼主| zhiweiqiang33 发表于 2016-12-16 18:14:44 | 显示全部楼层
初学者看看;;;
 楼主| zhiweiqiang33 发表于 2017-9-15 15:16:44 | 显示全部楼层
SoPC的操作步骤归纳如下
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-3 20:00 , Processed in 0.065721 second(s), 31 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表