集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2244|回复: 2

Altera新版Quartus Prime设计软件延续了设计性能和效能优势

[复制链接]
陈飞龙 发表于 2015-12-12 09:03:28 | 显示全部楼层 |阅读模式
Quartus Prime设计软件架构有效的增强了新一代可编程器件硬件性能,提高了资源利用率  

      Altera公司(Nasdaq: ALTR)今天发布Quartus® Prime设计软件,标志着新一代可编程逻辑器件设计效能新时代的来临。Altera新的软件环境构建在公司成熟可靠而且用户友好的Quartus II软件基础上,采用了新的高效能Spectra-Q™引擎。新的Quartus Prime设计软件经过优化,减少了设计迭代,其编译时间是业界最快的,提高了硅片性能,从而增强了FPGA和SoC FPGA设计过程。

      Altera软件和IP营销资深总监Alex Grbic说:“我们的软件工具性能和效能在业界都是最好的,广受赞誉。Quartus Prime设计软件历经数十年的软件创新,帮助我们的客户提高了可编程逻辑器件的性能和效能,延续了Altera的领先优势。”

      Quartus Prime设计软件用户将体验到与以前软件版本同样的使用方便的前端用户界面;而在后端增加了Spectra-Q引擎,采用一组更快、更易于扩展的新算法,前所未有的缩短了编译时间,提高了设计性能。这一引擎还具有分层数据库,保留了IP模块的布局布线,保证了设计的稳定性,同时避免了不必要的时序收敛投入,缩短了编译时间。关于Spectra-Q引擎的更多信息,请访问www.altera.com.cn/spectraq。  

      与早期试用客户一起,Quartus Prime设计软件在多个Arria® 10设计上展示了极高的设计性能和设计人员效能。随着Quartus Prime设计软件15.1版的发布,面向Arria 10设计的客户将体验到:

      采用新的混合布局器和全局布线器算法,比以前的软件版本平均高出一个全速率等级。

      采用新的BluePrint平台设计者工具,IO设计速度提高了10倍。

      使用软件新的快速重新编译特性,编译时间缩短了4倍。

      扩展硬件描述语言支持,包括了SystemVerilog-2005和VHDL-2008。
fpga_feixiang 发表于 2023-12-5 14:14:35 | 显示全部楼层
6                     
dameihuaxia 发表于 2024-3-12 10:11:13 | 显示全部楼层
卷积编码及Viterbi解码的FPGA实现及应用
http://www.fpgaw.com/forum.php?m ... 1&fromuid=58166
(出处: 集成电路技术分享)
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|集成电路技术分享 ( 京ICP备20003123号-1 )

GMT+8, 2024-4-30 01:41 , Processed in 0.168940 second(s), 29 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表