CHA 发表于 2010-6-26 01:21:49

光电编码器数据采集电路中输入有两个脉冲信号,请问在EPM7128s中该怎样进行引脚锁定

本帖最后由 fpgaw 于 2010-7-18 14:33 编辑

光电编码器数据采集电路中输入有两个脉冲信号A、B,请问A、B在EPM7128s中该怎样进行引脚锁定

HDL 发表于 2010-6-26 02:53:44

应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题

ngtim 发表于 2010-6-26 04:14:52

原帖由 rwzh 于 2007-1-17 14:38 发表<br>
应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题 程序肯定是对的。<br>
引脚用在I/O了,编译时还是出错。

CTT 发表于 2010-6-26 05:42:51

功能仿真对就行了。

interige 发表于 2010-6-26 06:01:56

跟电平有关吗?普通I/O应该可以

usb 发表于 2010-6-26 07:35:07

直接与CPLD相连就可以了<br>
保险起见的话,在外围加个缓冲

ups 发表于 2010-6-26 08:30:25

5V的可以直接相连

HDL 发表于 2010-6-26 09:38:56

你最好把设计放出来,这样好给你解决问题。

Sunlife 发表于 2015-6-24 10:32:08

应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题 程序肯定是对的。<br>
引脚用在I/O了,编译时还是出错。
页: [1]
查看完整版本: 光电编码器数据采集电路中输入有两个脉冲信号,请问在EPM7128s中该怎样进行引脚锁定