光电编码器数据采集电路中输入有两个脉冲信号,请问在EPM7128s中该怎样进行引脚锁定
本帖最后由 fpgaw 于 2010-7-18 14:33 编辑光电编码器数据采集电路中输入有两个脉冲信号A、B,请问A、B在EPM7128s中该怎样进行引脚锁定 应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题 原帖由 rwzh 于 2007-1-17 14:38 发表<br>
应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题 程序肯定是对的。<br>
引脚用在I/O了,编译时还是出错。 功能仿真对就行了。 跟电平有关吗?普通I/O应该可以 直接与CPLD相连就可以了<br>
保险起见的话,在外围加个缓冲 5V的可以直接相连 你最好把设计放出来,这样好给你解决问题。 应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题 程序肯定是对的。<br>
引脚用在I/O了,编译时还是出错。
页:
[1]