集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 3608|回复: 8

光电编码器数据采集电路中输入有两个脉冲信号,请问在EPM7128s中该怎样进行引脚锁定

[复制链接]
CHA 发表于 2010-6-26 01:21:49 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2010-7-18 14:33 编辑

光电编码器数据采集电路中输入有两个脉冲信号A、B,请问A、B在EPM7128s中该怎样进行引脚锁定
HDL 发表于 2010-6-26 02:53:44 | 显示全部楼层
应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题
ngtim 发表于 2010-6-26 04:14:52 | 显示全部楼层
原帖由 rwzh 于 2007-1-17 14:38 发表<br>
应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题 程序肯定是对的。<br>
引脚用在I/O了,编译时还是出错。
CTT 发表于 2010-6-26 05:42:51 | 显示全部楼层
功能仿真对就行了。
interige 发表于 2010-6-26 06:01:56 | 显示全部楼层
跟电平有关吗?普通I/O应该可以
usb 发表于 2010-6-26 07:35:07 | 显示全部楼层
直接与CPLD相连就可以了<br>
保险起见的话,在外围加个缓冲
ups 发表于 2010-6-26 08:30:25 | 显示全部楼层
5V的可以直接相连
HDL 发表于 2010-6-26 09:38:56 | 显示全部楼层
你最好把设计放出来,这样好给你解决问题。
Sunlife 发表于 2015-6-24 10:32:08 | 显示全部楼层
应该普通I/O口就可以吧, 我现在做的光电码盘也是这么做的 , 而且好象也没什么问题 程序肯定是对的。<br>
引脚用在I/O了,编译时还是出错。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 18:29 , Processed in 0.068748 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表