速度与面积这一块对'速度这个概念还是不太理解,,即:FPGA内部的工作频率是什么意思
本帖最后由 fpgaw 于 2010-7-11 14:32 编辑我刚开始接触 速度与面积这一块对'速度这个概念还是不太理解,,即:FPGA内部的工作频率是什么意思 在同步设计中,都是通过时钟来触发工作的,即在时钟的上升沿或下降沿触发,使各模块来工作,时钟的频率越快,及触发的速度越快。当然这个速度并不是能无限提高的,还要根据你的设计还综合考虑。 原帖由 jyzhang 于 2006-4-30 14:10 发表<br>
在同步设计中,都是通过时钟来触发工作的,即在时钟的上升沿或下降沿触发,使各模块来工作,时钟的频率越快,及触发的速度越快。当然这个速度并不是能无限提高的,还要根据你的设计还综合考虑。 FPGA内部的工作频率是否会受到工艺的限制? 简单理解:<br>
FPGA中所有时序路径中,前一个触发器输出到后一个触发器输入的最大时间,即FPGA的工作速度 会受到工艺的限制,对于面积和速度,工艺也是最主要的限制因素 对设计来说就是要减少两个寄存器之间的组合逻辑,这样FPGA的工作速度就能更高 在同步设计中,都是通过时钟来触发工作的,即在时钟的上升沿或下降沿触发,使各模块来工作,时钟的频率越快,及触发的速度越快。当然这个速度并不是能无限提高的,还要根据你的设计还综合考虑。 FPGA内部的工作频率是否会受到工艺的限制?
页:
[1]