集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2749|回复: 6

速度与面积这一块对'速度这个概念还是不太理解,,即:FPGA内部的工作频率是什么意思

[复制链接]
ups 发表于 2010-6-26 02:00:51 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2010-7-11 14:32 编辑

我刚开始接触 速度与面积这一块对'速度这个概念还是不太理解,,即:FPGA内部的工作频率是什么意思
CHANG 发表于 2010-6-26 03:11:58 | 显示全部楼层
在同步设计中,都是通过时钟来触发工作的,即在时钟的上升沿或下降沿触发,使各模块来工作,时钟的频率越快,及触发的速度越快。当然这个速度并不是能无限提高的,还要根据你的设计还综合考虑。
ANG 发表于 2010-6-26 04:44:18 | 显示全部楼层
原帖由 jyzhang 于 2006-4-30 14:10 发表<br>
在同步设计中,都是通过时钟来触发工作的,即在时钟的上升沿或下降沿触发,使各模块来工作,时钟的频率越快,及触发的速度越快。当然这个速度并不是能无限提高的,还要根据你的设计还综合考虑。 FPGA内部的工作频率是否会受到工艺的限制?
usd 发表于 2010-6-26 05:28:10 | 显示全部楼层
简单理解:<br>
&nbsp; &nbsp;&nbsp; &nbsp;&nbsp; &nbsp;FPGA中所有时序路径中,前一个触发器输出到后一个触发器输入的最大时间,即FPGA的工作速度
ICE 发表于 2010-6-26 05:59:27 | 显示全部楼层
会受到工艺的限制,对于面积和速度,工艺也是最主要的限制因素
interi 发表于 2010-6-26 07:19:26 | 显示全部楼层
对设计来说就是要减少两个寄存器之间的组合逻辑,这样FPGA的工作速度就能更高
Sunlife 发表于 2015-6-17 11:33:45 | 显示全部楼层
在同步设计中,都是通过时钟来触发工作的,即在时钟的上升沿或下降沿触发,使各模块来工作,时钟的频率越快,及触发的速度越快。当然这个速度并不是能无限提高的,还要根据你的设计还综合考虑。 FPGA内部的工作频率是否会受到工艺的限制?
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 18:20 , Processed in 0.064897 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表