用verilog语言实现一个256*256的图像数字信号
用verilog语言实现一个256*256的图像数字信号用verilog语言做一个图像测试信号,256*256的图像,传输速度是1000帧每秒,测试信号需要有三个波形,一个是行同步,一个是行有效,一个是帧同步,还有一个是数据输入。 用verilog语言实现一个256*256的图像数字信号
每一毫秒传送一幅图像,图像的大小是一个256*256的矩阵,矩阵中的每一个像素点是3*8共24位数,(三原色,每一种颜色对应8位数),这些数字是并行传送的。时钟的频率选833。3兆,周期是12纳秒 用verilog语言实现一个256*256的图像数字信号
每一毫秒传送一幅图像,图像的大小是一个256*256的矩阵,矩阵中的每一个像素点是3*8共24位数,(三原色,每一种颜色对应8位数),这些数字是并行传送的。时钟的频率选833。3兆,周期是12纳秒
页:
[1]