用verilog基于MAX II EP240的64转8路处理程序求助!!
各位,小弟用MAXII EP240做64转8路处理模块,编程仿真无误,下载后无输出;同样的思路 做了16转4仿真下载都没有问题。请问 这是怎么了?程序如下:
module tzsb(a,b,c,d,e,f,g,h,o);
input a,b,c,d,e,f,g,h;
output o;
wire a,b,c,d,e,f,g,h,o;
wire trig;
wire flag;
assign trig=a|a|a|a|a|a|a|a
|b|b|b|b|b|b|b|b
|c|c|c|c|c|c|c|c
|d|d|d|d|d|d|d|d
|e|e|e|e|e|e|e|e
|f|f|f|f|f|f|f|f
|g|g|g|g|g|g|g|g
|h|h|h|h|h|h|h|h;
Counter counter1(
.clock (trig),
.q (flag),
);
mymux mux1(
.data0x (a),
.data1x (b),
.data2x (c),
.data3x (d),
.data4x (e),
.data5x (f),
.data6x (g),
.data7x (h),
.sel (flag),
.result (o)
);
endmodule
用计数器与多路选择器做为切换,
求指导
页:
[1]