集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 11840|回复: 13

说说静态、动态时序模拟的优缺点。(威盛VIA 上海笔试试题)

[复制链接]
fpga 发表于 2010-4-8 19:22:46 | 显示全部楼层 |阅读模式
说说静态、动态时序模拟的优缺点。(威盛VIA 上海笔试试题)
静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误。它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此静态时序分析已经越来越多地被用到数字集成电路设计的验证中。
动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径。因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题;
 楼主| fpga 发表于 2010-4-8 19:23:07 | 显示全部楼层
一个四级的Mux,其中第二级信号为关键信号 如何改善timing。(威盛VIA 2003.11.06 上海笔试试题)
关键:将第二级信号放到最后输出一级输出,同时注意修改片选信号,保证其优先级未被修改。
 楼主| fpga 发表于 2010-4-8 19:23:21 | 显示全部楼层
化简F(A,B,C,D)= m(1,3,4,5,10,11,12,13,14,15)的和。(威盛)
卡诺图化简:一般是四输入,记住00 01 11 10顺序,

0  4  12   8
1  5  13   9
3  7  15  11
2  6  14  10
kena0405 发表于 2010-6-4 14:57:46 | 显示全部楼层
我刚开始学习FPGA,感谢版主分享的知识。
lichangyun 发表于 2010-10-4 10:52:22 | 显示全部楼层
又长见识了,谢谢楼主!
supreme 发表于 2011-4-9 00:17:21 | 显示全部楼层
谢谢~~~~~~~~~
hng1123 发表于 2011-4-9 08:23:31 | 显示全部楼层
谢谢!!!!!!!!!!!!!!!!!
@HDL现场 该用户已被删除
@HDL现场 发表于 2012-5-22 13:58:59 | 显示全部楼层
本帖最后由 @HDL现场 于 2012-5-22 14:01 编辑

回复 3# fpga


    m(1,3,4,5,10,11,12,13,14,15)
排列的顺序一定是格雷码的顺序
    m序号                                 真值表
          BA   00  01   11  10                       BA   00  01   11  10
  DC                                                DC
  00            0    1    3     2                00            0    1     1    0
  01            4    5     7    6                01            1    1     0    0
  11           12   13  15  14               11             1    1     1    1
  10            8    9    11  10               10             0    0     1    1

可以组合成  F = AC'D' + B'C + BD
modalurenjia 发表于 2014-11-13 23:27:23 | 显示全部楼层
不错啊   长之时
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-4 11:11 , Processed in 0.066022 second(s), 22 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表