集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 4623|回复: 5

当用50M的晶振输入到FPGA得时候,该引脚是不是要设定为LVDS 啊 ?

[复制链接]
TCL 发表于 2010-4-24 10:38:17 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2011-1-27 05:48 编辑

当用50M的晶振输入到FPGA得时候,该引脚是不是要设定为LVDS 啊 ?
 楼主| TCL 发表于 2010-4-24 10:38:30 | 显示全部楼层
LVDS是低压差分,莫非你输入的是差分时钟? 我的晶振时钟输入的约束一般默认的LVCMOS 即可
 楼主| TCL 发表于 2010-4-24 10:38:44 | 显示全部楼层
我在外面量的那有源晶振的振幅很小,这样直接进去读上跳沿 ,就 OK   啊 ? 有源晶振供电电压是3.3V的
 楼主| TCL 发表于 2010-4-24 10:38:56 | 显示全部楼层
那输出的始终幅度应该就是3.3v啊。你检测是否连接正确。
另外如果输出是个周期波形,用万用表量的电压为1.6左右那就是正常的。因为周期波形,电压肯定不是峰峰值3.3V的。
 楼主| TCL 发表于 2010-4-24 10:39:31 | 显示全部楼层
外部晶振是输入引脚,采用什么电平标准要根据你外部的电压。一般有源晶振采用3.3V电压供电,那么FPGA的该引脚可以设为LVTTL或LVCMOS均可以。
Sunlife 发表于 2015-5-14 15:52:25 | 显示全部楼层
如果输出是个周期波形,用万用表量的电压为1.6左右那就是正常的。因为周期波形,电压肯定不是峰峰值3.3V的
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 22:57 , Processed in 0.064758 second(s), 23 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表