集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1137|回复: 3

Verilog语法的基本概念

[复制链接]
fpga_feixiang 发表于 2018-10-10 15:54:00 | 显示全部楼层 |阅读模式
Verilog HDL是一种用于数字系统设计的语言。用Verilog HDL描述的电路设计就是该电路的Verilog HDL模型也称为模块。Verilog HDL既是一种行为描述的语言也是一种结构描述的语言。这也就是说,无论描述电路功能行为的模块或描述元器件或较大部件互连的模块都可以用Verilog语言来建立电路模型。如果按照一定的规矩编写,功能行为模块可以通过工具自动地转换为门级互连模块。Verilog模型可以是实际电路的不同级别的抽象。这些抽象的级别和它们对应的模型类型共有以下五种:


1.1、 系统级(system): 用语言提供的高级结构实现设计模块外部性能的模型。

1.2、 算法级(algorithm): 用语言提供的高级结构实现算法运行的模型。

1.3、 RTL级(Register Transfer Level):描述数据在寄存器之间流动和如何处理和控制这些数据流动的模型。

1.4、 门级(gate-level):描述逻辑门以及逻辑门之间的连接的模型。

1.5、 开关级(switch-level):描述器件中三极管和储存节点以及它们之间连接的模型。
Sunlife 发表于 2018-10-10 17:46:33 | 显示全部楼层
                    
zhangyukun 发表于 2018-10-11 09:08:10 | 显示全部楼层
Verilog语法的基本概念
晓灰灰 发表于 2018-10-11 10:48:38 | 显示全部楼层
Verilog语法的基本概念
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-1 14:46 , Processed in 0.061433 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表