请选择 进入手机版 | 继续访问电脑版

fpga论坛|fpga设计论坛

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 137|回复: 1

什么是“线与逻辑”,在硬件特性上有什么具体要求?

[复制链接]
fpga_feixiang 发表于 2019-5-15 16:06:30 | 显示全部楼层 |阅读模式
线与逻辑是两个输出端(包括两个以上)直接互连可以实现“与”逻辑的功能;

在硬件上,可以使用集电极开路门(OC门)、漏极开路门(OD门)、三态输出门(TSL)来实现,用OC门实现线与,应在输出端口加一个上拉电阻(外接电阻的选择有一定的限制,会影响工作速度);

三态门(TS门)主要应用于多个门输出共享数据总线,为避免多个门输出同时占用数据总线,这些门的使能信号(EN)中只允许有一个为有效电平(如高电平),由于三态门的输出是推拉式的低阻输出,且不需接上拉(负载)电阻,所以开关速度比OC门快,常用三态门作为输出缓冲器。
---------------------
Sunlife 发表于 2019-5-16 10:10:41 | 显示全部楼层
                     
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

QQ|小黑屋|手机版|Archiver|FPGA论坛 ( 京ICP备10035964号  

GMT+8, 2019-8-26 08:31 , Processed in 0.085282 second(s), 22 queries .

至芯科技 Powered by Discuz X3.2

© 2001-2014 Comsenz Inc.

快速回复 返回顶部 返回列表