集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1705|回复: 3

m序列产生的原理

[复制链接]
fpga_feixiang 发表于 2019-10-23 14:32:45 | 显示全部楼层 |阅读模式
由n级移位寄存器构成的码序列发生器。寄存器的状态决定于时钟控制下输入的信息(“0”或“1”),例如第I级移位寄存器状态决定于前一时钟脉冲后的第i-1级移位寄存器的状态。
图中C0,C1,…,Cn均为反馈线,其中C0=C1=1,表示反馈连接。因为m序列是由循环序列发生器产生的,因此C0和Cn肯定为1,即参与反馈。而反馈系数C1,C2,…,Cn-1,若为1,参与反馈;若为0,则表示断开反馈线,即开路,无反馈连线。
————————————————
大鹏 发表于 2020-4-27 14:08:15 | 显示全部楼层
m序列产生的原理
zxopenhl 发表于 2020-4-28 15:57:31 | 显示全部楼层
m序列产生的原理
zxopenljx 发表于 2025-4-9 18:10:14 | 显示全部楼层
m序列产生的原理
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-1 18:34 , Processed in 0.060119 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表