请选择 进入手机版 | 继续访问电脑版

fpga论坛|fpga设计论坛

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 93|回复: 0

Microsemi产品的应用指导——型号:A3P1000-1FGG144I

[复制链接]
anrui-2021 发表于 2021-10-14 10:00:12 | 显示全部楼层 |阅读模式
Microsemi Corporation是一家领先的高性能模拟和混合信号集成电路及高可靠性半导体设计商、制造商和营销商。期主要服务市场包括植入式医疗机构、防御/航空和卫星、笔记本电脑、监视器和液晶电视、汽车和移动通信等应用领域。

前两天介绍了AVAGO的两个型号,今天给大家展示的是Microsemi品牌的型号A3P1000-1FGG144I的具体应用指导资料,如有想了解本型号其他信息,或者其他型号的应用指导信息的工程师,欢迎评论交流。

一、特点和优势
大容量
• 15 K至1 M系统门
• 高达144千位的真正双端口静态随机存取存储器
•多达300个用户输入/输出
可重编程闪存技术
•130纳米,7层金属(6铜),基于闪存的互补金属氧化物半导体 过程
•0级即时支持
•单芯片解决方案
•断电时保留编程设计
高性能
•350兆赫系统性能
•3.3 V,66兆赫64位PCI
系统内编程和安全性
•使用片上128位高级加密标准的互联网服务提供商 (AES)通过JTAG解密(支持ARM的ProASIC 3设备除外)(符合IEEE 1532)
•保护现场可编程门阵列内容的闪存锁
小功率
•低功耗核心电压
•支持1.5 V纯系统
•低阻抗闪光开关
高性能路由层次结构
•分段分层路由和时钟结构
高级输入输出
•700兆位/秒复员方案,支持LVDS的输入/输出系统(A3P250及以上)
•1.5 V、1.8 V、2.5 V和3.3 V混合电压操作
•每个JESD8-B支持宽范围电源电压,允许输入/输出从2.7 V工作到3.6 V
•存储体可选输入/输出电压—每个芯片最多4个存储体
•单端输入/输出标准VTTL,3.3 V低压互补金属氧化物半导体/ 2.5 V / 1.8 V / 1.5 V、3.3 V PCI / 3.3 V PCI-X和LVCMOS 2.5 V / 5.0 V输入
•差分输入/输出标准VPECL、LVDS、LVDS和 M-LVDS (A3P250及以上)
•输入、输出和使能路径上的输入/输出寄存器
•热插拔和冷备份输入/输出系统
•可编程输出压摆率和驱动强度
•弱上拉/下拉
•IEEE 1149.1 (JTAG)边界扫描测试
&#8226roASIC3系列引脚兼容封装
时钟调节电路和锁相环
•六个时钟控制模块,一个集成锁相环
•可配置相移、乘法/除法、延迟能力和外部反馈
•宽输入频率范围(1.5兆赫至350兆赫)
嵌入式内存
•1千比特闪存用户非易失性存储器
•具有可变纵横比4,608位随机存取存储器块的静态随机存取存储器和先进先出存储器(×1、×2、×4、×9和×18组织)
•真正的双端口静态随机存取存储器(18除外)
&#8226roASIC3 FPGAs中的ARM处理器支持
•M1 ProASIC3设备—ARM Cortex -M1软处理器,可进行调试或不进行调试
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|FPGA论坛 ( 京ICP备20003123号-1 )

GMT+8, 2021-10-29 02:05 , Processed in 0.058388 second(s), 19 queries .

Powered by Discuz! X3.4

Copyright © 2001-2021, Tencent Cloud.

快速回复 返回顶部 返回列表