集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1225|回复: 1

为什么分频后 进行反向处理 就能是3个分频时钟同相啊

[复制链接]
IPO 发表于 2011-12-9 18:51:27 | 显示全部楼层 |阅读模式
reg  [2: OJ  cnt;
always  @  (posedge  c工 k 200K  or 口 egedge rst)
if  (!rst)
cnt  <=  3'bOOO;
else
cnt  <=  cnt  +  1;
assign  clk  100K  -c口 t [OJ;
assign  clk  50K  -cnt  [lJ;
assign  c1k  25K  -cnt  [2J; 这个设计的难点在于如何调整所有时钟的相位关系。本例巧妙地通过对计数器每个 bit的反向处理,完成了所有分频后时钟的相位调整,保证了 3 个分频后时钟的相位严格同相。
derksyq 发表于 2011-12-13 02:31:40 | 显示全部楼层
哥们你的帖子怎么乱码了 而且好像没写完呀  换一下吧
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|集成电路技术分享 ( 京ICP备20003123号-1 )

GMT+8, 2024-5-18 19:26 , Processed in 0.131421 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表