集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2267|回复: 2

两个60MHz32位浮点加法器(VHDL)下载

[复制链接]
老怪甲 该用户已被删除
老怪甲 发表于 2010-5-26 09:25:33 | 显示全部楼层 |阅读模式
两个60MHz32位浮点加法器(VHDL)下载

最近参考国外某些文献,用VHDL写了2个浮点加法器,一个是2'S-COMPLEMENT的,一个是SIGN-MAGNITUDE的(就是IEEE标准32位浮点格式)。用QUARTUS 5.1综合和编译效果如下:

2'S-COMPLEMENT的:
器件:STRATIX II -EP2S15F484C3
CRITICAL PATH:大约20.5ns
Total ALUTs: 710个

SIGN-MAGNITUDE的:
器件:STRATIX II -EP2S15F484C3
CRITICAL PATH:大约17ns
Total ALUTs: 708个

文件里面有所有的VHDL代码,加上顶层文件的BLOCK DIAGRAM,顶层的VHDL文件是根据这个图自动生成方便用MODELSIM仿真的。

2个加法器的综合和编译的侧重在速度上,前者时序约束TPD=25ns,后者TPD=20ns, 在SETTING里面和TIMMING OPTIMIZATION ADVISOR里面都选取了优化速度的选项。两者都不是流水线设计,但是可以根据需要改成流水线的机构。

希望大家下载之后,喜欢的可以用,不喜欢的可以改,看看是否能够达到更快的效果,并把意见写上来。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
fpga_feixiang 发表于 2021-9-3 14:23:54 | 显示全部楼层
666666666666666666666
雷磊 发表于 2021-9-3 15:57:41 | 显示全部楼层
60MHz32位浮点加法器
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-6-17 23:35 , Processed in 0.140978 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表