集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 5520|回复: 4

FPGA里差分信号怎么转换为单端信号

[复制链接]
feelingv5 发表于 2010-5-29 17:08:11 | 显示全部楼层 |阅读模式
我现在用的是cyclone系列的FPGA,现在有一对差分数据从FPGA差分管脚对输入,想用FPGA进行串并转换,请教哪位高手差分信号在FPGA里怎么转换成单端信号啊,因为只有单端信号才能做串并转换吧,谢谢啦
ccs 发表于 2010-5-30 10:47:09 | 显示全部楼层
双端差分信号变换成单端信号的方法

借助差分放大电路中将双端差分信号变换成单端信号的方法,可以将以阴极为参考的收集极电压转换为以地为参考的压差信号,原理如图2所示,R1、R2构成阴极分压取样电路,R3、R4构成收集极分压取样电路;图中Uk,Uc数值以地为参考。




  从以上分析看出,图2电路在运放U1C输出端得到了与(Uc一Uk)成比例的输出电压,即将以阴极为参考的收集极电源电压转换成以地为参考的信号。该取样信号可以直接反馈到3525反相输入端,实现稳压控制;要使该电路调试方便,必须满足kl=k2=k,R6=R7=R8=R9,否则在运放输出端得到的信号可能是Uk而不是(Uc一Uk)的函数,直接结果是Uk的变化影响Uc,使得Uc电源很难单独调试。

  用差分取样方式实现稳压控制,闭环时间短,可以适应多种用途,加电过程中防止瞬态冲击的方法在该电路中都可以使用,该电路的缺点是取样分压关系及减法器的几个电阻要求精度高,否则阴极电压会影响收集极电压。
ccs 发表于 2010-5-30 10:48:03 | 显示全部楼层
楼主是不是要做音频
 楼主| feelingv5 发表于 2010-6-1 21:12:44 | 显示全部楼层
多谢楼上的兄弟哈,貌似没怎么看明白,我想做的是把串行信号变为并行信号,输入到FPGA里的是差分的PECL格式信号,想转换为单端信号再做串并转换,想问问在FPGA里是不是有现成的component可以把差分信号变为单端信号,谢谢
Sunlife 发表于 2015-5-20 10:14:56 | 显示全部楼层
 用差分取样方式实现稳压控制,闭环时间短,可以适应多种用途,加电过程中防止瞬态冲击的方法在该电路中都可以使用,该电路的缺点是取样分压关系及减法器的几个电阻要求精度高,否则阴极电压会影响收集极电压。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 22:40 , Processed in 0.063833 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表