集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1910|回复: 5

verilogHDL可以描述出一个自定义的时间脉冲吗?

[复制链接]
zzz 发表于 2012-7-28 07:09:44 | 显示全部楼层 |阅读模式
向大家请教一个问题:
verilogHDL可以描述出一个自定义的时间脉冲吗?
我想做一个由边沿触发的单个脉冲输出
而且脉冲宽度要自己定义
@HDL现场 该用户已被删除
@HDL现场 发表于 2012-7-30 10:38:11 | 显示全部楼层
大家都知道,电子产品如果没有时钟。就相当一死电路。比如一个手电筒,不需要时钟,但我们只要在我们想开的时候按下开关就可以亮,实现目的;或者在一些对时间要求不是很高的情况下,可以使用一些电容、电阻组成的模拟电路可以产生一些不太精确的时间(由于电子元器件在时间和环境中不稳定)。比如复位电路,只要有一定的延迟就ok;再者是采用模拟集成电路,比如555,外加一些电阻电容,可以得到更好的频率。
      但在一些要求比较精确的场所,就必须使用晶振作为时钟产生。原因在于晶振在不同时间和不同环境中都比较稳定。
      在FPGA器件中,都是以查找表、触发器组成。时序电路必须由外部的时钟驱动。而楼主想自定义脉冲,貌似不行!
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-6-17 12:32 , Processed in 0.101279 second(s), 24 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表