集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 821|回复: 0

Altera率先在28nm FPGA上测试复数高性能浮点DSP设计

[复制链接]
zhiweiqiang33 发表于 2012-11-1 10:29:16 | 显示全部楼层 |阅读模式
Altera公司30日宣布,在业界率先在28 nm FPGA器件上成功测试了复数高性能浮点数字信号处理(DSP)设计。独立技术分析公司Berkeley设计技术有限公司(BDTI)验证了能够在Altera Stratix® V和Arria® V 28 nm FPGA开发套件上简单方便的高效实现Altera浮点DSP设计流程,同时验证了要求较高的浮点DSP应用的性能。

Altera的浮点DSP设计流程经过规划,能够快速适应可参数赋值接口的设计更改,其工作环境包括来自MathWorks的MATLAB和Simulink,以及Altera的DSP Builder高级模块库,支持FPGA设计人员比传统HDL设计更迅速的实现并验证复数浮点算法。这一设计流程非常适合设计人员在应用中采用高性能DSP,这些应用包括,雷达、无线基站、工业自动化、仪表和医疗图像等。

Altera产品市场总监Alex Grbic评论说:“Altera的浮点解决方案支持设计人员充分利用FPGA为DSP数据通路提供的强大的高性能浮点资源。通过BDTI对我们解决方案的测试,Altera打破了FPGA仅限于高性能定点处理这一传统。”

对于这一研究,BDTI基准测试矩阵方程求解器采用了Cholesky和QR分解方法。矩阵求逆是雷达系统、多输入多输出(MIMO)无线系统以及医疗成像和很多其他DSP应用所使用的代表性处理功能。

在对Altera浮点设计流程评估中,BDTI宣布:“在一个平台上采用统一的工具,Altera浮点设计流程简化了在FPGA中实现复数浮点DSP算法的过程。”报告进行了补充:“通过功能集成,在算法级和FPGA级实现了快速开发和设计空间管理,最终减少了在设计上的投入。”

供货信息

现在可以下载Altera的DSP Builder。此外,也已经开始提供Altera的Stratix V版DSP开发套件以及Arria V FPGA开发套件。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|集成电路技术分享 ( 京ICP备20003123号-1 )

GMT+8, 2024-4-29 12:58 , Processed in 0.059596 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表