集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
123
返回列表 发新帖
楼主: encounter

fpga FLASH控制器的状态机

[复制链接]
longtime 发表于 2010-6-27 00:47:24 | 显示全部楼层
回楼上<br>
状态机是非常重要的
VVC 发表于 2010-6-27 01:47:48 | 显示全部楼层
标准的电平信号有很多,不是只有0和1的,比如弱低电平L,弱高电平H还有不定电平X等等。。。。。<br>
比如&ldquo;HL&rdquo;,那么那就不在你的四个状态中!<br>
VHDL中的STD_LOGIC就有7种!
CCIE 发表于 2010-6-27 02:30:04 | 显示全部楼层
学习啦,谢谢楼主~!!!
UFO 发表于 2010-6-27 04:05:21 | 显示全部楼层
zhuangtaiji的时钟分配很难啊
UFO 发表于 2010-6-27 05:30:37 | 显示全部楼层
学习~~~~~~~~~``
CTT 发表于 2010-6-27 06:33:52 | 显示全部楼层
用one_hot编码吧,可以降低亚稳态的
ATA 发表于 2010-6-27 06:37:39 | 显示全部楼层
原帖由 CROSSTALK 于 2006-10-13 11:45 发表<br>
谢谢LONG回帖,我在状态转换语句if state1&lt;=state2后添加了else state1&lt;=state1语句就好了。 感觉有点奇怪哦,按道理,如果不加,就是一个latch,会锁住原来的状态的阿~
tim 发表于 2010-6-27 08:26:35 | 显示全部楼层
原帖由 xiaodan13 于 2006-10-17 10:21 发表<br>
各位高手,我编了一个状态机模块,在主程序里调用,时序仿真都没问题,为什么写到硬件里后,没有输出?只是状态机那部分的输出没有,其他和仿真结果一样。 是不是被优化综合掉了呀,hoho
Sunlife 发表于 2015-6-25 11:09:55 | 显示全部楼层
btw<br>
你的状态机全了吗<br>
有没有default啊什么的从其他不需要状态转到可控的语句啊
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 18:02 , Processed in 0.206934 second(s), 16 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表