集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
123
返回列表 发新帖
楼主: usd

CPLD真的可以用例化元件做时钟吗?

[复制链接]
interi 发表于 2010-6-26 21:01:47 | 显示全部楼层
内部时钟?
UFP 发表于 2010-6-26 22:53:34 | 显示全部楼层
Altera的MAXII和Lattice的MachXO都是有内置晶振的,可以不要晶振。图没有看到,无法判断。
CCIE 发表于 2010-6-27 00:40:05 | 显示全部楼层
也想知道<br>
why<br>
?
CHA 发表于 2010-6-27 01:08:35 | 显示全部楼层
首先,楼主提供的信息不够,不能够判断板子上面没有外部的时钟源。 像这样的板子,上面一定会有时钟的。<br>
其次,也有人提到,现在有些器件内置晶振,这也是有可能的。<br>
最后,作为时序电路,是一定需要时钟才能工作起来的。
UFO 发表于 2010-6-27 02:27:16 | 显示全部楼层
原帖由 gdutchen 于 2007-1-21 22:28 发表<br>
Altera的MAXII和Lattice的MachXO都是有内置晶振的 才知道MAXII是可以不要外部时钟的,狂汗啊
HDL 发表于 2010-6-27 03:17:40 | 显示全部楼层
本人认为可能是芯片
interi 发表于 2010-6-27 04:04:06 | 显示全部楼层
呵呵 就是 看了都好笑
CTT 发表于 2010-6-27 04:23:14 | 显示全部楼层
组合逻辑最好加上时钟才能避免错误
Sunlife 发表于 2015-4-7 11:12:45 | 显示全部楼层
8字管扫描,当然是时序电路,时序电路就一定要时钟。奇怪就是真的不用电容或有源晶振
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-7 04:40 , Processed in 0.063962 second(s), 16 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表