集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 4941|回复: 11

问关于综合的一个问题 时延(#num)是可综合的吗?

[复制链接]
inter 发表于 2010-6-26 01:00:15 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2010-7-13 13:48 编辑

时延(#num)是可综合的吗?
usb 发表于 2010-6-26 01:56:18 | 显示全部楼层
不可以综合的
usb 发表于 2010-6-26 03:18:38 | 显示全部楼层
那例如:如果电路的时序要求在信号s1变化后的10~20ns的时间内,信号s2再发生变化,这个时候代码应该怎么写?如果用时钟边沿触发,恐怕这个时间间隔不好掌握<br>
谢谢
interi 发表于 2010-6-26 03:31:14 | 显示全部楼层
肯定不可综合.这个只能通过时钟的节拍来延时了。时钟频率是确定,可以算出10~20ns需要多少个时钟周期.然后你就记那么多个数就可以做到延时了。<br>
不要觉得这很笨,这是一切延时的根本.单片机,电脑什么的 ,多是这样的.
HDL 发表于 2010-6-26 04:23:14 | 显示全部楼层
wangwader大大就是大大<br>
完全同意你的观点哈<br>
LZ要延迟就需要用时钟来实现
ups 发表于 2010-6-26 05:10:14 | 显示全部楼层
强烈支持4楼
longt 发表于 2010-6-26 05:17:02 | 显示全部楼层
支持四楼!
 楼主| inter 发表于 2010-6-26 05:23:45 | 显示全部楼层
如果能够综合,那很多电路的描述要简单许多了。
UFP 发表于 2010-6-26 07:01:16 | 显示全部楼层
确实不可综合
CTT 发表于 2010-6-26 08:29:22 | 显示全部楼层
想想,如果综合的话系统选用怎样的发法实现呢?呵呵,有时能不能综合自己先想如果是你的话,会选用怎么样的电路实现?
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 17:22 , Processed in 0.088816 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表