集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 941|回复: 1

为啥xinlinx的ip核用了之后,clk一直是高电平,还可以计算出结果

[复制链接]
王佳欢 发表于 2014-4-21 15:44:41 | 显示全部楼层 |阅读模式
本人fpga小白。做毕设的时候,试用了一下ise的ip核。但是仿真的结果是 clk一直是高电平居然也有结果。而且在乘法器模块调用的时候。sclr清零也没有效果。这是为什么。。。。求大神解答

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
至芯兴洪 发表于 2014-4-25 11:54:27 | 显示全部楼层
错用的情况可以不解释,先把时钟加上,正确用对IP了再看结果对不对吧
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-7 11:08 , Processed in 0.063746 second(s), 22 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表