集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 711|回复: 0

Arria 10 FPGA和SoC——重塑中端器件

[复制链接]
羽蒙 发表于 2014-6-10 09:26:09 | 显示全部楼层 |阅读模式
在中端器件中,Arria® FPGA和SoC实现了最佳性能和功效。通过使用具有高性能体系结构的20 nm工艺技术,Arria 10 FPGA和SoC的性能要优于前一代高端FPGA,同时支持全面的节能技术,降低了功耗。


白皮书Zettabyte时代采用第10代的带宽
白皮书 下一代FPGA和SoC有望进一步突破

Arria 10 FPGA和SoC性能提高了60%

比前一代中端器件性能提高了60% (性能比以前速度最快的高端FPGA提高了15%)
带宽比前一代中端器件增大了4倍,包括对28.05 Gbps收发器的支持(带宽比以前的高端FPGA高出2倍)
性能提高了3倍(2666 Mbps DDR4、Hybrid Memory Cube支持、1.5 GHz ARM®硬核处理器系统(HPS))
在精度可调数字信号处理(DSP)模块上实现3300多个18x19乘法器
Arria 10 FPGA和SoC功耗降低了40%

智能电压ID——支持器件以更低的电压运行,而且不会影响性能。
VCC电源管理器——使用高速率等级器件,在不同的工作电压下,选择更高性能或者更低总功耗。
低静态功耗等级——选择器件降低最大静态功耗。
可编程功耗技术——在性能不关键的通路上采用低功耗晶体管,降低静态功耗。
Arria 10 FPGA和SoC集成了更多功能,节省了电路板空间,减少了资金投入

双核ARM Cortex-A9 HPS扩展SoC型号
100多万个逻辑单元(LE),密度比前一代中端器件高出2倍。
集成硬核IP,例如DDR存储器控制器和PCI Express® (PCIe®) Gen3。
采用Altera创新的Quartus II软件提高您的效能,缩短产品面市时间

业界速度最快的编译功能
使用面向OpenCLTM的Altera SDK基于C的设计输入,提供易于在FPGA中实现的设计环境。
采用了Qsys系统集成工具的系统级设计环境
DSP Builder:MATLAB/Simulink环境中,基于模型的DSP环境。
型号        说明
Arria 10 GT       
FPGA支持96个全双工收发器,数据速率高达28.05 Gbps芯片至芯片、17.4 Gbps背板,还有1150K等价逻辑单元(LE)。

Arria 10 GX       
FPGA支持96个全双工收发器,数据速率高达17.4 Gbps芯片至芯片、16.0 Gbps背板,还有1150K等价逻辑单元(LE)。

Arria 10 SX       
SoC支持双核ARM CortexTM-A9 HPS,48个全双工收发器,数据速率高达17.4 Gbps芯片至芯片、16.0 Gbps背板,还有660K等价逻辑单元(LE)。

图1: Arria 10 FPGA体系结构



Arria 10 FPGA和SoC成为多种应用的理想选择,例如,无线、固网、军事、广播和其他最终市场。

相关链接

- See more at: http://www.altera.com.cn/devices ... thash.0MJPBJMd.dpuf
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-3 07:15 , Processed in 0.056911 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表