请选择 进入手机版 | 继续访问电脑版

集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1708|回复: 2

Virtex-5 器件芯片创建位流

[复制链接]
zhiweiqiang33 发表于 2014-6-12 11:20:30 | 显示全部楼层 |阅读模式
中国北京 —— 赛灵思公司 (NASDAQ: XLNX ) 今天宣布推出集成软件环境 (ISE™) 工具套件 8.2i 版本,这是其广泛应用的设计解决方案的最新版本,现可支持该公司最新系列 65nm Virtex™-5 领域优化 FPGA 。利用 Virtex-5 ExpressFabric™ 技术的高性能特性, ISE 8.2i 设计环境可实现比前一代 FPGA 快 30% 的性能。该最新版本还具有一种独特的集成时序收敛环境和新的生产率增强特性,以完全发挥 Virtex-5 器件的性能和功耗优势。

“满足时间预算的能力是今天设计者们面临的头号生产率问题。随着 Virtex FPGA 越来越多地出现在复杂系统的核心,设计工具帮助设计者实现积极的性能目标并减少设计周期的时间,”赛灵思公司设计软件部副总裁 Bruce Talley 说。“借助 ISE 8.2i 实现支持和我们的新型交互式时序收敛环境, Virtex-5 系列的高级特性和性能可以得到快速和高效地利用。”

“ Mercury 公司已经在使用 ISE 8.2i 的试用版本为赛灵思 Virtex-5 器件芯片创建位流。虽然是试用版本 , 但也已证明具有较高的质量。新工具利用 Virtex-5 硬件特性来提高 FPGA 编程者的生产率 , 以较少的努力获得高性能越来越容易 ,” Mercury Computer System 公司首席技术官 Craig Lund 说。

性能、生产率和功耗

ISE 8.2i 设计套件的丰富特性集使面向 Virtex-5 器件的设计者们能够以更大的确定性满足性能目标,和以更少的时间达到设计收敛。

•性能 : 基于随 ISE 8.1i 首次引入的独有的 ISE Fmax™ 技术 , 达到业界最快的逻辑性能。新设计套件具有下一代物理综合能力,可对 Virtex-5 设计进行布线前和布线后优化。对新的 ExpressFabric 技术的增强布线支持,减少了逻辑层次和信号延迟,并可更高效地压缩设计。
•生产率 :提供一种改进的时序收敛环境,为逻辑和物理设计域提供更紧密的关联。约束项、时序分析、布局规划和实现报告之间的自动交叉探测功能,为布线和调试设计提供了更大的可视性和更高效的方法。将 Xplorer 集成到 8.2i 设计流程中,为设计者提供了自动探索各种设置和约束的能力,从而大大提高用户的设计的性能。 ISE 8.2i 对器件型号和引脚分配以及 Virtex-5 FPGA 中第二代稀疏锯齿 (SparseChevron) 技术的支持,极大地简化了 PCB 设计。
•功耗 : 基于大量的 Virtex-5 器件特性 , 新型 Xpower™ Estimator 工具确保了准确的功耗估计 , 从而允许设计者预先规划功耗预算。 Xpower 采用易于使用的电子表格形式 , 可从地址 www.xilinx.com/cn/power 免费下载。
调试与验证选件

与 ISE 8.2i 设计套件相配合 , 还发布了 ChipScope Pro™ 8.2 调试与验证软件。作为一个插件 , ChipScope Pro 8.2 解决方案可缩短验证周期达 50% 。此外还包括最新版的 ChipScope Pro Serial IO Toolkit 工具套件 , 可简化 Virtex-4 FX FPGA 高速串行 IO 设计的调试工作。

zxopenljx 发表于 2021-4-1 13:43:40 | 显示全部楼层
Virtex-5 器件芯片创建位流
zxopenljx 发表于 2021-4-8 15:47:59 | 显示全部楼层
Virtex-5 器件芯片创建位流
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|集成电路技术分享 ( 京ICP备20003123号-1 )

GMT+8, 2024-3-29 17:51 , Processed in 0.103352 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表