集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 701|回复: 0

开漏输出与推挽输出

[复制链接]
羽蒙 发表于 2014-7-13 14:07:24 | 显示全部楼层 |阅读模式
要得到高电平需要上拉电阻才行。一般用于线或、线与,适合做电流型的驱动,其吸收电流的能力相对强(一般20mA以内)。开漏是对MOS管而言,开集是对双极型管而言,在用法上没区别,开漏输出端相对于三极管的集电极。
如果开漏引脚不连接外部的上拉电阻,则只能输出低电平
。因此,对于经典的51单片机的P0口,要想做输入/输出功能必须加外部上拉电阻,否则无法输出高电平逻辑。一般来说,可以利用上拉电阻接不通的电压,改变传输电平,以连接不通电平(3.3V或5V)的器件或系统,这样就可以进行任意电平转换了。

漏极开路输出高电平本质就相当于IO口断开,直接被上拉电阻上拉;而输出低电平实际就是电流被IO口吸收。

推挽输出:

如果输出级的两个参数相同MOS管(或三极管)受两互补信号的控制,始终处于一个导通,一个截止状态,就是推挽项链,这种结构称为推拉式电路。推挽输出电路输出高电平或低电平时,两个MOS管交替工作,可以减低功耗,并提高每个管的承受能力。又由于不论走那条路,管制导通电阻都很小,使RC常数很小,逻辑电平转变速度很快,因此,推拉式输出既可以提高电路的负载能力,又能提高开关速度,且导通损耗小效率高。输出既可以向负载灌电流(作为输出),也可以从负载抽取电流(作为输入)。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-3 20:40 , Processed in 0.056467 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表