集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1885|回复: 0

求助!!

[复制链接]
zhiweiqiang33 发表于 2014-8-13 16:08:25 | 显示全部楼层 |阅读模式
在写SDRAM,看教程说有个黄金75度,即用pII产生两个100M时钟,两者相位差75○,一个FPGA内部用,一个给SDRAM,可以使SDRAM时钟上升沿压在延迟的数据中间,那么大神请解释下从内存读数据的时候不是只剩下20%的覆盖率了?
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-7 04:56 , Processed in 0.058211 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表