集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2371|回复: 2

CDR时钟数据恢复

[复制链接]
sunlife0501 发表于 2011-2-28 15:23:34 | 显示全部楼层 |阅读模式
我想请教各位大虾关于时钟提取数据恢复方面的问题。我现在想在CPLD MAX Ⅴ上实现时钟数据提取。发送端的数据是50Kb/s-200Mb/s范围内连续可调,速率调节精度为1Kb/s。看了一些资料,上面好像都只适用于定点的,不适用于我这种速率连续可调,至于用芯片实现,好像也没有适用于低速的。而且从接受到的数据中怎么提取出时钟,我有点糊涂。忘各位高手大侠前辈指点!
xiaomaomao 发表于 2011-3-7 22:14:23 | 显示全部楼层
一般采用 过采样原理 来实现的
 楼主| sunlife0501 发表于 2011-3-14 14:23:04 | 显示全部楼层
回复 2# xiaomaomao


    谢谢!可否说得更详细些,我的邮箱sunlife0501@126.com。我看到一个用DLL对时钟进行90度移相,然后用四个时钟(clk上升/下降沿,clk90上升/下降沿)对输入数据进行采样,但是这个方法也只适用于速率固定的时钟。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-6-22 17:18 , Processed in 0.063102 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表