集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1380|回复: 3

在Quartus中用MegaWizard Plug-In Manager生成的PLL如何在Modelsim中仿真

[复制链接]
FPGAZHAO 发表于 2014-11-23 21:46:50 | 显示全部楼层 |阅读模式
我的波形出不来。。。。。
小梅哥 发表于 2014-11-24 15:02:47 | 显示全部楼层
首先,你得告诉我们你的PLL在生成的时候是怎么设置的,其次,你得让我们看看你的testbench,看是否是testbench写的有问题。
 楼主| FPGAZHAO 发表于 2014-11-24 18:08:46 | 显示全部楼层
  1. module PPPL(
  2.          inclk0,
  3.                         c0
  4.                         );
  5. input inclk0;
  6. output c0;
  7. PPL PPL(
  8.          .inclk0(inclk0),
  9.                         .c0(c0)
  10.                         );
  11. endmodule
复制代码

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| FPGAZHAO 发表于 2014-11-24 18:17:27 | 显示全部楼层
testbench的代码
module PLL_tb;
reg                      inclk0            ;
wire                    c0           ;
initial begin
    inclk0   = 'b0;

end

always #10 inclk0 = ~ inclk0;

PPPL U_DIVIDE_0 (
                        //input
                       .inclk0    (inclk0    )  ,
                     
                       .c0  (c0  )  ,
                                 
                  
                       );

endmodule
//end of RTL code     
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-7 05:07 , Processed in 0.061024 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表