集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 3050|回复: 5

Xilinx宣布业界最大容量半导体器件开始发货

[复制链接]
zhiweiqiang33 发表于 2015-3-2 11:20:41 | 显示全部楼层 |阅读模式
赛灵思公司(Xilinx, Inc. )今天宣布其业界首款拥有400万逻辑单元的半导体器件开始出货。该器件可提供超过5000万个ASIC等效门,容量比竞争产品高出4倍。首批发货的Virtex® UltraScale™ VU440 FPGA是新一代 ASIC和复杂SOC 原型设计及仿真应用的理想选择。

Virtex UltraScale VU440 FPGA凭借其5000万个ASIC等效门的容量以及业界最高I/O数量,并通过利用UltraScale架构的类似ASIC时钟功能、新一代布线以及逻辑块增强功能,提供了业界最佳的器件利用率 ,从而使其成为ASIC原型设计和大规模仿真应用的理想选择。

新思科技公司(Synopsys)IP和原型设计市场营销副总裁John Koeter表示:“新思率先收到Virtex UltraScale VU440 器件样片,因而使我们能够加速基于HAPS FPGA的原型设计开发进程,确保以最快的进程为我们的客户提供完整的解决方案。结合了HAPS独特功能的全新UltraScale器件,使我们能够部署新一代的原型设计系统,从而满足客户对更大容量、更高性能、更容易集成的需求。”

借助Virtex UltraScale VU440 FPGA 器件,赛灵思通过其第二代堆叠硅片互联技术(Stacked Silicon Interconnect, SSI) 持续突破摩尔定律的限制。在28nm工艺节点拥有量产资质的SSI技术建立在台积公司(TSMC)CoWoS 3D IC 制造技术之上,可实现更大型的芯片,同时通过在单个器件中集成多个芯片实现了更大的功耗和性能优势。通过将芯片间带宽提升5倍,加上一个跨slice边界的统一时钟架构,UltraScale 3D IC器件为设计人员提供了一个虚拟的快速实现和完成设计收敛的大型单芯片设计体验。

XILINX INTERNAL

ARM 工程系统副总裁John Goodenough表示:“VU440是一款用于流片前对各类ARM® SoC进行原型设计的强大工具。赛灵思这一新型FPGA所提供的大容量和高性能,甚至可以支持最先进ARMv8-A架构的多核原型设计,从而加速软硬件的开发进度,进而缩短新一代SoC的上市时间”。

关于Virtex UltraScale VU440 FPGA

Virtex UltraScale VU440器件在单芯片上实现了前所未有的高性能、系统集成度和带宽,树立了全新的行业标杆。作为该系列中的最大型器件,Virtex UltraScale具有440万个逻辑单元、1,456个用户I/O、48个16.3Gb/s背板收发器以及89 Mb BRAM,其容量已达到赛灵思业界最大容量Virtex-7 2000T器件的两倍以上,再次打破行业记录。

zxopen08 发表于 2015-9-15 13:44:44 | 显示全部楼层
Xilinx宣布业界最大容量半导体器件开始发货
 楼主| zhiweiqiang33 发表于 2015-9-15 14:27:25 | 显示全部楼层
xilinx开发条件
zxopenljx 发表于 2019-12-6 20:06:21 | 显示全部楼层
Xilinx宣布业界最大容量半导体器件开始发货
zhangyukun 发表于 2019-12-7 20:22:24 | 显示全部楼层
Xilinx宣布业界最大容量半导体器件开始发货
zxopenljx 发表于 2019-12-14 10:58:58 | 显示全部楼层
Xilinx宣布业界最大容量半导体器件开始发货
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|集成电路技术分享 ( 京ICP备20003123号-1 )

GMT+8, 2024-5-1 02:31 , Processed in 0.079059 second(s), 23 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表