集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2502|回复: 6

新手问一个关于锁相环设置的小问题

[复制链接]
tanzh106 发表于 2011-3-30 17:47:12 | 显示全部楼层 |阅读模式
RT,想要利用锁相环模块,输入时钟频率是20MHz
想输出3.6MHz和200kHz的时候,可是老是报错

求前辈们指点

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
 楼主| tanzh106 发表于 2011-3-30 21:24:32 | 显示全部楼层
没人知道吗
njithjw 发表于 2011-3-30 22:24:58 | 显示全部楼层
你要输出的时钟频率太低了,ALTERA的PLL最低好像只能支持到10MHz
 楼主| tanzh106 发表于 2011-3-31 08:54:22 | 显示全部楼层
可是我看教程上也是那么设置的呀,他的就没问题
哦十全_至芯学员 发表于 2011-4-1 13:27:28 | 显示全部楼层
使用锁相环分频和倍频是有上限的,因为其涉及到硬件。而且和芯片的型号有关系。高端的芯片上限就会更大。至于你说的教程上可以设置,应该是他选择芯片类型和你选择的芯片型号不一样。
 楼主| tanzh106 发表于 2011-4-1 15:08:07 | 显示全部楼层
恩,应该是的吧
njithjw 发表于 2011-4-1 20:44:24 | 显示全部楼层
查看一下你所使用的器件的手册就知道具体的上下限了。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-6-22 19:00 , Processed in 0.082653 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表