集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1201|回复: 0

利用FPGA IP核来提升雷达脉冲压缩的性能

[复制链接]
FPGAWD 发表于 2016-4-26 13:39:52 | 显示全部楼层 |阅读模式

利用FPGA IP核来提升雷达脉冲压缩的性能
数字脉冲压缩技术是提高雷达系统分辨率的重要途径,它能够有效地解决雷达的作用距离和距离分辨力之间的矛盾。在不降低雷达作用距离的前提下提高雷达的距离分辨力。而数字脉冲压缩设计中存在无数固有的障碍和两难取舍的东西,这都显著地影响着脉压系统实时性和精度的提高。而通过专用的FPGAIP核来设计不但可以有效的克服和回避这些困难,而且可以有效的提高脉冲压缩系统的性能。

 现代的雷达系统工程师一直在致力于大幅提高雷达目标捕捉、跟踪及其目标识别等方面的性能。相对于传统的DSP处理器的开发瓶颈,新一代的FPGA(可编程逻辑门阵列),以其强大新颖的特性,已经成为高性能雷达平台设计中的基础构建模块。近些年来,通过优化的IP(知识产权)[1]核来实现关键的运算密集型的数字信号处理算法比如脉冲压缩和快速傅立叶变换(FFTs),使得FPGA的应用不断地提升着雷达系统的性能。2.基本的脉冲压缩系统脉冲压缩技术的实现是指雷达通过发射机发射宽脉冲调频信号,而接收信号经处理后获得窄脉冲的过程
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-6-21 09:38 , Processed in 0.061018 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表