集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1135|回复: 0

使用FPGA时钟展频技术搞定RE测试

[复制链接]
fpga_wuhan 发表于 2016-10-12 09:37:54 | 显示全部楼层 |阅读模式
使用FPGA时钟展频技术搞定RE测试

特权同学原创,转载请注明出处  来自电子工程网
1 关于时钟展频应用

展频技术是通过对尖峰时钟进行调制处理,使其从一个窄带时钟变成为一个具有边带谐波的频谱,从而达到将尖峰能量分散到展频区域的多个频率段,达到降低尖峰能量,抑制EMI的效果。

2 Altera FPGA的时钟展频支持

        Altera的PLL IP核带有展频功能。当然,这种展频功能块应该是“硬核”实现,在某些特定器件上才能够支持。


3 Xilinx FPGA的时钟展频支持

        Xilinx FPGA也有很好的时钟展频支持,以低端应用的Spartan6为例,官方文档xapp1065.pdf中有如下描述。



4 FPGA的时钟展频案例

        特权同学在实践中尝试了一把,非常奏效。某Class A标准的产品在初测RE时,报告如下,明显很多60MHz基频的辐射点超出很多。辐射点的能量很集中的一个点上。


        如图所示,使用FPGA对60MHz基频输出做了8个频点的展频,最终RE报告如图。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-8 01:33 , Processed in 0.070522 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表