集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1421|回复: 4

DDR2的PCB布线设计

[复制链接]
fpga_wuhan 发表于 2017-4-23 09:56:30 | 显示全部楼层 |阅读模式
   在现代高速数字电路设计中,DDR2是非常常见的高速缓存器件。DDR2的工作频率很高,PCB布线设计的好坏直接影响到硬件电路能否正常工作或运行多快的速度。本文将针对DDR2的PCB布线进行讨论。

       DDR2的型号为MT47H64M16,具体型号功能介绍如图,



QQ截图20161223171652



设计要点:

1、电路板的阻抗控制在 50~60ohm,差分线为100~120ohm。

2、DQ,DQS 和时钟信号线选择VSS 作为参考平面,因为VSS 比较稳定,不易受到干扰;

地址/命令/控制信号线选择VDD 作为参考平面,因为这些信号线本身就含有噪声。

3、短接技术:

串行端接:主要应用在负载DDR 器件不大于4 个的情况下。对于单向的信号来说,例如地址线,控制线,串行端接电阻放置在走线中间或者是信号的发送端,推荐放置在信号的发送端。

并行端接:主要应用在负载SDRAM 器件大于4 个,走线长度>2inch,或者通过仿真验证需要并行端接的情况下。并行端接电阻Rt 取值大约为2Rs,Rt 的取值范围为36Ω–56Ω,推荐47Ω(MICRON观点)

差分端接:适用CK、CK#差分信号。

image



布线顺序:

VTT电源平面---时钟线---数据线---地址线---命令控制线---VDD和VDDQ电源。



线宽线距:

(1) 时钟(差分对)除了等长(< 50mil),要需要25mil的安全距离。两个时钟CK之间相差100mil之内。

(2) 地址线不用等长,比时钟要长一些。

(3) 控制线比时钟要长一些。

(4) 每一个Data Group(8bits data + DQS + DM)在同一层走线。DDR2的数据线与DQS是源同步关系,等长处理。同组的数据线以DQS基准等长(<50mil)。组与组之间的长度差不超过1000mil。DQS与CK之间的约束较弱,一般不考虑,长度差别不要超过1000mil就差不多。

(5) 地址/命令/控制信号与时钟是源同步的,走线长度匹配并不严格要求。

当负载较大的时候,DDR2拓扑结构中必须加入并联终结电阻及VTT电源。



QQ截图20161223173603
 楼主| fpga_wuhan 发表于 2017-4-23 09:56:43 | 显示全部楼层
星坠天际 发表于 2017-4-23 23:20:05 | 显示全部楼层
DDR2的PCB布线设计
星坠天际 发表于 2017-4-23 23:20:17 | 显示全部楼层
DDR2的PCB布线设计
fpga_feixiang 发表于 2017-4-24 12:06:06 | 显示全部楼层
"""学好FPGA,海阔天空,人生能有几回从事FPGA,天高菜鸟飞,电路任我构,把电路用语言描述出来,综合成逻辑关系,然后在芯片中利用已有的触发器和LUT构成实际电路, 目前来说半定制FPGA芯片主要应用在军工领域较多,一些尖端科技领域,航天航空,以及日常通讯与图像处理算法,复杂工控FPGA也能得到很好应用,这就是FPGA的的本质。
钢铁石油在国家经济发展到一定程度,量就会减少,然后集成电路使用永远都在增加,随着中国的发展,集成电路将越来越发挥巨大作用,FPGA的前景一片大好。
学习技术的过程就是把脑海中的思想用语言表达出来,好的创意是编出好的程序的基石,多多扩大几自己专业知识背景,学习别人好的创意,这是如何学好FPGA的要领。
---札记(飞翔)""      
      
      
      
      
"
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-5 02:51 , Processed in 0.062262 second(s), 19 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表