集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 878|回复: 2

在两个半加器中分别插入节点,或门的地方我也插入节点,这样还能提速吗

[复制链接]
小舍YZ 发表于 2017-7-15 19:53:37 | 显示全部楼层 |阅读模式
在两个半加器中分别插入节点,或门的地方我也插入节点,这样还能提速吗

fpga的结构是基于4输入LUT,那如果类似于全加器这种结构全部输入只有三个但是我也可以在两个半加器中分别插入节点,或门的地方我也插入节点,这样还能提速吗

在一个查找表延迟的范围内,是无法提速的。
这是由四输入查找表的结构所致。四输入查找表,是将四输入多路器的输入项写入RAM中,从而实现定制逻辑的真值表,以实现定制逻辑。
因此,你的四输入查找表中,能够装下一个逻辑门(或一级逻辑门),与能够装下多个逻辑门(或多级逻辑门),其电路结构完全相同,延迟也完全相同。
所以,如果你的全加器其组合逻辑,仅有不超过四个输入,EDA就一定会用一个LUT实现,此时继续细分成(用流水Pipeline)两个或更多,也不会更快。(仅潜伏期增加)

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
晓灰灰 发表于 2017-7-16 09:44:26 | 显示全部楼层
在一个查找表延迟的范围内,是无法提速的。
d643189658 发表于 2017-8-11 18:40:22 | 显示全部楼层
谢谢楼主的分享
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-1 13:35 , Processed in 0.097047 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表