请选择 进入手机版 | 继续访问电脑版

集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 2984|回复: 7

硬件设计之配置操作过程

[复制链接]
小舍YZ 发表于 2017-7-25 14:59:07 | 显示全部楼层 |阅读模式
硬件设计之配置操作过程

CPU按下列步骤操作I/O口线,即可完成对FPGA的配置:

1. nCONFIG="0"、DCLK="0",保持2μS以上。
2. 检测nSTATUS,如果为"0",表明FPGA已响应配置要求,可开始进行配置。否则报错。正常情况下,nCONFIG="0"后1μS内nSTATUS将为"0"。
3. nCONFIG="1",并等待5μS。
4. Data0上放置数据(LSB first),DCLK="1",延时。
5. DCLK="0",并检测nSTATUS,若为"0",则报错并重新开始。
6. 准备下一位数据,并重复执行步骤4、5,直到所有数据送出为止。
7. 此时Conf_done应变成"1",表明FPGA的配置已完成。如果所有数据送出后,Conf_done不为"1",必须重新配置(从步骤1开始)。
8. 配置完成后,再送出10个周期的DCLK,以使FPGA完成初始化。

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?我要注册

x
4798345 发表于 2017-7-25 18:08:11 | 显示全部楼层
感谢楼主分享
 楼主| 小舍YZ 发表于 2017-7-26 08:59:21 | 显示全部楼层

                                                                         
星宇 发表于 2017-7-26 09:16:13 | 显示全部楼层

硬件设计之配置操作过程
晓灰灰 发表于 2017-7-26 09:53:00 | 显示全部楼层
硬件设计之配置操作过程
 楼主| 小舍YZ 发表于 2017-7-26 14:56:04 | 显示全部楼层
晓灰灰 发表于 2017-7-26 09:53
硬件设计之配置操作过程

                                                                                           
zxopenljx 发表于 2020-6-5 14:11:18 | 显示全部楼层
硬件设计之配置操作过程
zxopenljx 发表于 2023-9-18 14:20:19 | 显示全部楼层
硬件设计之配置操作过程
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|集成电路技术分享 ( 京ICP备20003123号-1 )

GMT+8, 2024-5-30 02:25 , Processed in 0.070368 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表