集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 1713|回复: 3

Xilinx的加法器并行的实现14路的计算

[复制链接]
ccs 发表于 2011-7-3 05:05:10 | 显示全部楼层 |阅读模式
Xilinx的加法器并行的实现14路的计算
 楼主| ccs 发表于 2011-7-3 05:05:27 | 显示全部楼层
A+B
A-B
A+2*B
A-2*B
A+3*B
A-3*B
A+4*B
A-4*B
A+5*B
A-5*B
A+6*B
A-6*B
A+7*B
A-7*B

其中其中A和B都是16位宽的,
请问是用DSP48E1实现合适 还是转换为俩级加法用slice合适?
另外,对系统时钟要求较高,希望能跑到307.2MHz,选用芯片是V6 240t的,
如果用逻辑搭的话速度应该是很难跑到300多M的吧。
 楼主| ccs 发表于 2011-7-3 05:05:47 | 显示全部楼层
每个计算都能FIT到一个DSP48E1里。预计直接用效果好。
不过需要测试
winston 发表于 2011-7-19 21:48:35 | 显示全部楼层
非常感谢。。
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-6-23 21:44 , Processed in 0.063830 second(s), 21 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表