集成电路技术分享

 找回密码
 我要注册

QQ登录

只需一步,快速开始

搜索
查看: 6124|回复: 16

VHDL实现移相问题。。请问怎么用40MHZ的时钟实现10ns左右的移相

[复制链接]
interig 发表于 2010-6-26 02:06:22 | 显示全部楼层 |阅读模式
本帖最后由 fpgaw 于 2010-7-18 09:54 编辑

请问怎么用40MHZ的时钟实现10ns左右的移相。。。麻烦高手指点。。
ngtim 发表于 2010-6-26 02:32:47 | 显示全部楼层
40M的时钟对应的每两个时钟脉冲中间的时间间隔是25ns,要做10ns的移相我觉得在实际电路中是不现实的。<br>
但是如果是仿真倒是可以试试after语句。
longt 发表于 2010-6-26 03:13:04 | 显示全部楼层
12.5ns 能实现吗?
encounter 发表于 2010-6-26 03:41:15 | 显示全部楼层
你这是延迟 半个clock, 可以实现
VVIC 发表于 2010-6-26 04:33:12 | 显示全部楼层
12.5ns的可以实现(前提是40MHZ的信号占空比是50%)!<br>
把40MHZ信号的下降沿做为移相后信号的上升沿就可以了!
UFO 发表于 2010-6-26 05:53:15 | 显示全部楼层
谢谢。。。。麻烦最好写点程序。。我搞不太懂。。。
longt 发表于 2010-6-26 06:56:37 | 显示全部楼层
就是在52us内要做528个脉冲。。这个也不好办啊。。。。比100ns要小点才行。。。就是4分频分出来还不行。。才520个脉冲。。。这个怎么办啊,,,高手来指教下!
CTT 发表于 2010-6-26 07:41:57 | 显示全部楼层
高手指点下
interi 发表于 2010-6-26 09:37:06 | 显示全部楼层
没别的,。高手帮忙。。
CTT 发表于 2010-6-26 10:26:16 | 显示全部楼层
.............................
您需要登录后才可以回帖 登录 | 我要注册

本版积分规则

关闭

站长推荐上一条 /1 下一条

QQ|小黑屋|手机版|Archiver|fpga论坛|fpga设计论坛 ( 京ICP备20003123号-1 )

GMT+8, 2025-5-6 17:55 , Processed in 0.063664 second(s), 20 queries .

Powered by Discuz! X3.4

© 2001-2023 Discuz! Team.

快速回复 返回顶部 返回列表